亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高速并行

  • 全并行Viterbi譯碼器的FPGA實現

      本文對于全并行Viterbi譯碼器的設計及其FPGA實現方案進行了研究,并最終將用FPGA實現的譯碼器嵌入到某數字通信系統之中。  首先介紹了卷積碼及Viterbi譯碼算法的基本原理,并對卷積碼的糾錯性能進行了理論分析。接著介紹了Viterbi譯碼器各個模塊實現的一些經典算法,對這些算法的硬件結構設計進行優化并利用FPGA實現,而后在QuartusⅡ平臺上對各模塊的實現進行仿真以及在Matlab平臺上對結果進行驗證。最后給出Viterbi譯碼模塊應用在實際系統上的誤碼率測試性能結果。  測試結果表明,系統的誤碼率達到了工程標準的要求,從而驗證了譯碼器設計的可靠性,同時所設計的基于FPGA實現的全并行Viterbi譯碼器適用于高速數據傳輸的應用場合。

    標簽: Viterbi FPGA 并行 譯碼器

    上傳時間: 2013-07-30

    上傳用戶:13913148949

  • 基于FPGA的高速高階FIR濾波器設計

      隨著雷達、圖像、通信等領域對信號高速處理的要求,研究人員正尋求高速的數字信號處理算法,以滿足這種高速地處理數據的需要。常用的高速實時數字信號處理的器件有ASIC、可編程的數字信號處理芯片、FPGA,等等。  本文研究了時域FPGA上實現高速高階FIR數字濾波器結構,并實現了高壓縮比的LFM脈沖信號的匹配濾波。文章根據FIR數字濾波器理論,分析比較實現了FIR濾波器的方法;使用并行分布式算法,在Xilinx的VirtexⅡFPGA系列芯片上設計了高速高階FIR濾波器。并詳細進行了分析;設計出了一個256階的線性調頻脈沖壓縮信號的匹配濾波器設計實例,并用ModelSim軟件進行了仿真。

    標簽: FPGA FIR 濾波器設計

    上傳時間: 2013-07-18

    上傳用戶:yt1993410

  • 基于ARM多核平臺的打印機JPEG高速解碼引擎設計與實現

    大多數現在的PCL打印機驅動程序都是將需要打印的文件(包括圖形或者文本)處理成JPEG文件發送到打印機進行打印,因為這樣一方面可以減少發送給打印機的數據量,一方面可以極大的簡化驅動程序的開發。而在打印機內部,這些JPEG文件又被解碼成BMP文件進行進一步的處理。采用這種方式工作的打印機JPEG解碼的工作占據了其CPU時間的一半以上,所以JPEG文件解碼引擎是打印機的核心之一,提高JPEG的解碼速度對于提高打印機的處理能力至關重要。 同時,JPEG文件解碼工作是一個計算密集型的作業,主要有兩個辦法提高它的速度:一個是設計更高效的算法,一個是采用性能更加強勁的CPU設備。在單核CPU的嵌入式環境中,JPEG編解碼速度已經幾乎到了極限,難有提升的空間,然而近兩年多核嵌入式芯片的出現,為大幅度提升它的性能提供了可能。 本文基于嵌入式的Linux平臺,采用ARM11 MPCore4核處理器,針對PCL,XL打印機控制語言的JPEG文件解碼設計和實現了一個高速引擎,主要內容為: 分析和解碼PCL,XL文件,提取出其中的JPEG文件。 對JPEG文件實現并行化解碼,在多個處理器核上并行處理,并針對多核處理器構架進行內存讀取等方面的優化。 針對多核處理器的特點和優勢,設計和實現多線程調度算法。 總結和提取數據,分析多核處理器相對于單核處理器的性能提升。 另外,為便于讀者理解,文中簡要介紹了ARM(SIMD)指令集,嵌入式匯編以及與硬件相關的一些概念。

    標簽: JPEG ARM 多核 打印機

    上傳時間: 2013-06-16

    上傳用戶:scorpion

  • FPGA用于160Gbs高速光纖通信系統中PMD補償的研究

    偏振模色散(PMD)是限制光通信系統向高速率和大容量擴展的主要障礙,尤其是160Gb/s光傳輸系統中,由PMD引起的脈沖畸變現象更加嚴重。為了克服PMD帶來的危害,國內外已經開始了對PMD補償的研究。但是目前的補償系統復雜、成本高且補償效果不理想,因此采用前向糾錯(FEC)和偏振擾偏器配合抑制PMD的方法,可以實現低成本的PMD補償。 在實驗中將擾偏器連入光時分復用系統,通過觀察其工作前后的脈沖波形,發現擾偏器的應用改善了系統的性能。隨著系統速率的提高,對擾偏器速率的要求也隨之提高,目前市場上擾偏器的速率無法滿足160Gb/s光傳輸系統要求。通過對偏振擾偏器原理的分析,決定采用高速控制電路驅動偏振控制器的方法來實現高速擾偏器的設計。擾偏器采用鈮酸鋰偏振控制器,其響應時間小于100ns,是目前偏振控制器能夠達到的最高速率,但是將其用于160Gb/s高速光通信系統擾偏時,這個速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補鈮酸鋰偏振控制器速率低的問題。通過對幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產生隨機數據,FPGA芯片具有豐富的I/O引腳,工作頻率高,可以實現大量數據的快速并行輸出。這樣的方案可以充分發揮DSP和FPGA各自的優勢。另外對數模轉換芯片也要求響應速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設計。在QuartusⅡ集成環境中進行FPGA的開發,使用VHDL語言和原理圖輸入法進行電路設計。 本文設計的偏振擾偏器在高速控制電路的驅動下,可以實現大量的數據處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應用于160Gb/s光通信系統中進行PMD補償。

    標簽: FPGA 160 Gbs PMD

    上傳時間: 2013-04-24

    上傳用戶:suxuan110425

  • 高速Viterbi譯碼器的FPGA實現

    本文提出了一種高速Viterbi譯碼器的FPGA實現方案。這種Viterbi譯碼器的設計方案既可以制成高性能的單片差錯控制器,也可以集成到大規模ASIC通信芯片中,作為全數字接收的一部分。 本文所設計的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結構的設計方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設計方法,與寄存器交換法相比,回溯算法更適用于FPGA開發設計。為了提高譯碼性能,減小譯碼差錯,本文采用較大譯碼深度的回溯算法以保證幸存路徑進行合并。實現了基于FPGA的誤碼測試儀,在FPGA內部完成誤碼驗證和誤碼計數的工作。 與基于軟件實現譯碼過程的DSP芯片不同,FPGA芯片完全采用硬件平臺對Viterbi譯碼器加以實現,這使譯碼速率得到很大的提升。針對于具體的FPGA硬件實現,本文采用了硬件描述語言VHDL來完成設計。通過對譯碼器的綜合仿真和FPGA實現驗證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達到60Mbps。

    標簽: Viterbi FPGA 譯碼器

    上傳時間: 2013-04-24

    上傳用戶:181992417

  • 高速FIR數字濾波器在FPGA上的實現

    常用的實時數字信號處理的器件有可編程的數字信號處理(DSP)芯片(如AD系列、TI系列)、專用集成電路(ASIC)、現場可編程門陣列(FPGA)等。在工程實踐中,往往要求對信號處理要有高速性、實時性和靈活性,而已有的一些軟件和硬件實現方式則難以同時達到這幾方面的要求。隨著可編程邏輯器件和EDA技術的發展,使用FPGA來實現數字信號處理,既具有實時性,又兼顧了一定的靈活性。FPGA具有的靈活的可編程邏輯可以方便的實現高速數字信號處理,突破了并行處理、流水級數的限制,有效地利用了片上資源,加上反復的可編程能力,越來越受到國內外從事數字信號處理的研究者所青睞。 FIR數字濾波器以其良好的線性特性被廣泛使用,屬于數字信號處理的基本模塊之一。本論文對基于FPGA的FIR數字濾波器實現進行了研究,所做的主要工作如下: 1.介紹了FIR數字濾波器的基本理論和FPGA的基本概況,以及FPGA設計流程、設計指導原則和常用的設計指導思想與技巧。 2.以FIR數字濾波器的基本理論為依據,使用分布式算法為濾波器的硬件實現算法,并對其進行了詳細的討論。針對分布式算法中查找表規模過大的缺點,采用優化分布式算法的多塊查找表方式使得硬件規模極大的減小。 3.設計出一個192階的FIR濾波器實例。其系統要求為:定點16位輸入、定點12位系數、定點16位輸出,采樣率為75MHz。設計用Quartus II軟件進行仿真,并將其仿真結果與Matlab仿真結果進行對比分析。 仿真結果表明,本論文設計的濾波器硬件規模較小,采樣率達到了75MHz。同時只要將查找表進行相應的改動,就能分別實現低通、高通、帶通FIR濾波器,體現了設計的靈活性。

    標簽: FPGA FIR 數字濾波器

    上傳時間: 2013-06-06

    上傳用戶:June

  • 基于FPGA的高速FIR數字濾波器設計

    本論文設計了一種基于FPGA的高速FIR數字濾波器,濾波器實現低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數據為8位二進制,采樣頻率為10MHz。 論文首先簡要介紹了數字濾波器的基本原理和線性FIR數字濾波器的性質、結構,根據濾波器的性能要求選擇窗函數、確定系數,在算法上為了滿足數字濾波器的要求,對系數放大512倍并取整,并用Matlab對數字濾波器原理進行了證明。同時簡述了EDA技術和FPGA設計流程。 其次,論文說明了FIR數字濾波器模塊的劃分,并用Verilog語言在Modelsim環境下進行了功能測試。對于數字濾波器系數中的-1,-2,4這些簡單的系數乘法直接進行移位和取反,可以極大的節省資源和優化設計。而對普通系數乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速實現了乘積的運算;另外,在本設計進行部分積累加時,采用舍取冗余位,主要是根據設計時已對系數進行了放大,而輸出時又要將結果相應的縮小,所以在累加時,提前對部分積縮小,從而減少了運算量,從時間和資源上都得到了優化。 論文的最后分別用Modelsim和Quartus II進行了FIR數字濾波器的前仿真和后仿真,將仿真的結果和Matlab中原理驗證時得到的理想值進行了比較,并對所產生的誤差進行了分析。仿真結果表明:本16階FIR數字濾波器設計能夠實現截止頻率為1MHz的低通濾波,并且工作頻率可達150MHz以上。

    標簽: FPGA FIR 數字 濾波器設計

    上傳時間: 2013-07-15

    上傳用戶:lanwei

  • 高速圖像采集系統的研究與設計

    圖像采集是數字化圖像處理的第一步,開發圖像采集平臺是視覺系統開發的基礎。視覺檢測的速度是視覺檢測要解決的關鍵技術之一,也是專用圖像處理系統設計所要完成的首要目標

    標簽: 高速圖像采集

    上傳時間: 2013-04-24

    上傳用戶:waitingfy

  • 新型并行Turbo編譯碼器的FPGA實現

    可靠通信要求消息從信源到信宿盡量無誤傳輸,這就要求通信系統具有很好的糾錯能力,如使用差錯控制編碼。自仙農定理提出以來,先后有許多糾錯編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優異的糾錯性能成為通信界的一個里程碑。 然而,Turbo碼迭代譯碼復雜度大,導致其譯碼延時大,故而在工程中的應用受到一定限制,而并行Turbo譯碼可以很好地解決上述問題。本論文的主要工作是通過硬件實現一種基于幀分裂和歸零處理的新型并行Turbo編譯碼算法。論文提出了一種基于多端口存儲器的并行子交織器解決方法,很好地解決了并行訪問存儲器沖突的問題。 本論文在現場可編程門陣列(FPGA)平臺上實現了一種基于幀分裂和籬笆圖歸零處理的并行Turbo編譯碼器。所實現的并行Turbo編譯碼器在時鐘頻率為33MHz,幀長為1024比特,并行子譯碼器數和最大迭代次數均為4時,可支持8.2Mbps的編譯碼數掘吞吐量,而譯碼時延小于124us。本文還使用EP2C35FPGA芯片設計了系統開發板。該開發板可提供高速以太網MAC/PHY和PCI接口,很好地滿足了通信系統需求。系統測試結果表明,本文所實現的并行Turbo編譯碼器及其開發板運行正確、有效且可靠。 本論文主要分為五章,第一章為緒論,介紹Turbo碼背景和硬件實現相關技術。第二章為基于幀分裂和歸零的并行Turbo編碼的設計與實現,分別介紹了編碼器和譯碼器的RTL設計,還提出了一種基于多端口存儲器的并行子交織器和解交織器設計。第三章討論了使用NIOS處理器的SOC架構,使用SOC架構處理系統和基于NIOSII處理器和uC/0S一2操作系統的架構。第四章介紹了FPGA系統開發板設計與調試的一些工作。最后一章為本文總結及其展望。

    標簽: Turbo FPGA 并行 編譯碼器

    上傳時間: 2013-04-24

    上傳用戶:ziyu_job1234

  • 基于FPGA控制的高速數據采集系統

    數據采集系統是信號與信息處理系統中不可缺少的重要組成部分,同時也是軟件無線電系統中的核心模塊,在現代雷達系統以及無線基站系統中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現在高性能FPGA平臺上設計SOC系統的思路,本文提出了由高速高精度A/D轉換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數據采集系統設計方案及實現方法。其中FPGA作為本系統的控制核心和傳輸橋梁,發揮了極其重要的作用。通過FPGA不僅完成了系統中全部數字電路部分的設計,并且使系統具有了較高的可適應性、可擴展性和可調試性。 在時序數字邏輯設計上,充分利用FPGA中豐富的時序資源,如鎖相環PLL、觸發器,緩沖器FIFO、計數器等,能夠方便的完成對系統輸入輸出時鐘的精確控制以及根據系統需要對各處時序延時進行修正。 在存儲器設計上,采用FPGA片內存儲器。可根據系統需要隨時進行設置,并且能夠方便的完成數據格式的合并、拆分以及數據傳輸率的調整。 在傳輸接口設計上,采用并行接口和PCI總線接口的兩種數據傳輸模式。通過FPGA中的宏功能模塊和IP資源實現了對這兩種接口的邏輯控制,可使系統方便的在兩種傳輸模式下進行切換。 在系統工作過程控制上,通過VB程序編寫了應用于PC端的上層控制軟件。并通過并行接口實現了PC和FPGA之間的交互,從而能夠方便的在PC機上完成對系統工作過程的控制和工作模式的選擇。 在系統調試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實時準確的驗證了在系統整個傳輸過程中數據的正確性和時序性,并極大的降低了用常規儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設計進行了詳細分析,并對每個模塊都給出了精確的仿真結果。同時,文中還在其它章節詳細介紹了系統的硬件電路設計、并行接口設計、PCI接口設計、PC端控制軟件設計以及用于調試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統的仿真結果和測試結果給出了分析及討論。最后還附上了系統的PCB版圖、FPGA邏輯設計圖、實物圖及注釋詳細的相關源程序清單。

    標簽: FPGA 控制 高速數據 采集系統

    上傳時間: 2013-06-09

    上傳用戶:lh25584

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品无码永久免费888| 亚洲午夜激情| 国产精品videosex极品| 国产一区二区三区直播精品电影| 在线日韩精品视频| 一本色道久久综合亚洲精品按摩| 性色av一区二区怡红| 欧美日韩日日夜夜| 亚洲综合成人在线| 国产欧美精品一区aⅴ影院| 欧美一区二区三区免费视频| 国产亚洲一区二区精品| 久久午夜国产精品| 亚洲成在线观看| 欧美日韩免费看| 亚洲一区精彩视频| 国产一区高清视频| 欧美激情精品久久久久久免费印度| 亚洲美女一区| 国产一区999| 免费欧美在线| 亚洲欧美激情四射在线日 | 亚洲一区三区电影在线观看| 国产精品久久久久免费a∨ | 亚洲神马久久| 国产欧美日韩在线| 欧美日本一区二区视频在线观看| 午夜在线成人av| 91久久国产综合久久| 国产精品国产三级国产aⅴ无密码| 久久久噜噜噜久久狠狠50岁| 亚洲已满18点击进入久久| 亚洲人精品午夜| 黄色小说综合网站| 国产精品夜夜夜| 欧美日韩中文在线| 欧美大尺度在线观看| 久久精品夜色噜噜亚洲aⅴ| av不卡免费看| 91久久久久久| 国产亚洲欧美日韩美女| 国产精品久久久对白| 欧美成年人视频| 久久一区二区三区国产精品| 国产欧美精品在线播放| 亚洲美女精品成人在线视频| 亚洲综合日韩在线| 一区二区精品在线观看| 亚洲欧洲久久| 欧美激情欧美狂野欧美精品 | 欧美日韩一区综合| 一区二区三区四区五区精品视频| 国产精品va在线播放| 欧美一区二区三区免费在线看| 精久久久久久久久久久| 日韩一级大片| 亚洲国产成人一区| 亚洲福利国产| 久久夜色撩人精品| 欧美一区二区黄色| 亚洲尤物在线视频观看| 午夜精品一区二区三区在线播放| 加勒比av一区二区| 在线观看成人av电影| 国产欧美精品国产国产专区| 午夜久久久久| 久久久夜色精品亚洲| 欧美一二三区在线观看| 中日韩美女免费视频网址在线观看| 欧美三级小说| 国产精品va| 狠狠色丁香婷婷综合影院| 国产精品美女久久久| 欧美在线视频一区二区| 久久精品国产免费观看| 久久久噜噜噜久久久| 裸体一区二区三区| 欧美日韩视频在线第一区| 欧美日韩在线免费观看| 狠狠色2019综合网| 在线观看日韩av| 亚洲精品在线观看视频| 一本大道av伊人久久综合| 亚洲美女在线视频| 午夜欧美大片免费观看| 美日韩精品免费观看视频| 鲁鲁狠狠狠7777一区二区| 欧美人妖在线观看| 国产精品免费一区二区三区在线观看| 亚洲欧美www| 欧美成人一区在线| 欧美性色aⅴ视频一区日韩精品| 国产精品免费网站| 亚洲精品国产系列| 亚洲一区免费看| 久久成人精品无人区| 欧美日韩中文字幕在线视频| 久久手机免费观看| 国产精品一二一区| 亚洲深夜福利在线| 欧美高清视频一区二区三区在线观看 | 欧美国产在线视频| 国产乱码精品1区2区3区| 永久域名在线精品| 欧美有码视频| 国产精品久久久一区麻豆最新章节| 国产精品日本| 久久精品国产91精品亚洲| 国产三区精品| 亚洲高清久久| 欧美高清视频| 亚洲一区二区三区四区中文| 欧美激情欧美狂野欧美精品| 国产精品久久久久毛片软件| 亚洲一区自拍| 一区二区三区自拍| 久久综合色婷婷| 亚洲桃色在线一区| 国内精品免费午夜毛片| 毛片基地黄久久久久久天堂| 亚洲国产成人不卡| 久久国产婷婷国产香蕉| 在线观看日韩欧美| 国内精品免费在线观看| 国产综合香蕉五月婷在线| 久久av资源网| 一区二区av在线| 在线不卡亚洲| 国产午夜久久久久| 欧美一区二区在线| 亚洲视频香蕉人妖| 日韩小视频在线观看专区| 欧美精品久久久久久久久老牛影院| 亚洲日本电影在线| 激情欧美丁香| 国产日韩精品一区二区| 欧美日韩一区在线视频| 欧美欧美全黄| 欧美三级午夜理伦三级中视频| 久久综合给合久久狠狠色| 亚洲看片一区| 亚洲三级电影全部在线观看高清| 欧美国产亚洲精品久久久8v| 久久精品最新地址| 久久久久国产精品www| 亚洲影院免费| 香蕉亚洲视频| 久久久久久久久久码影片| 久久琪琪电影院| 国产精品久久一区主播| 欧美日韩国产精品| 国产一区自拍视频| 国产日本精品| 最新日韩av| 欧美黄在线观看| 亚洲一区二区欧美| 久久久福利视频| 欧美日韩精品免费| 在线精品视频免费观看| 亚洲三级免费观看| 这里只有精品视频在线| 欧美亚洲在线播放| 欧美激情va永久在线播放| 欧美精品播放| 国产亚洲精品久久久久久| 国产乱理伦片在线观看夜一区| 国产欧美日本一区视频| 国产在线观看一区| 日韩视频三区| 亚洲午夜精品福利| 欧美日韩国产小视频| 亚洲国产色一区| 国产精品黄色| 亚洲精品视频一区二区三区| 狠狠久久综合婷婷不卡| 亚洲人成人一区二区三区| 欧美精品一区在线发布| 一本色道久久综合狠狠躁的推荐| 欧美日韩一区二区三区视频| 久久激五月天综合精品| 中文国产成人精品久久一| 韩国成人福利片在线播放| 国产精品久久久久影院色老大| 久久精品国产99| 午夜国产精品视频| 一区电影在线观看| 亚洲电影免费观看高清完整版在线 | 亚洲欧美卡通另类91av| 亚洲福利在线看| 欧美电影免费观看网站| 亚洲永久在线| 午夜视频一区| 午夜精品久久久久久久99热浪潮| 亚洲第一偷拍| 国产精品综合| 激情婷婷欧美| 亚洲黄色成人久久久| 亚洲精品亚洲人成人网| 这里只有精品丝袜| 欧美一区二区三区在线观看视频|