亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現在的位置是:蟲蟲下載站 > 資源下載 > 技術資料 > 基于FPGA的Turbo碼編譯碼器研究與實現

基于FPGA的Turbo碼編譯碼器研究與實現

  • 資源大小:1512 K
  • 上傳時間: 2024-03-05
  • 上傳用戶:aben
  • 資源積分:2 下載積分
  • 標      簽: Turbo FPGA

資 源 簡 介

本文以Turbo碼編譯碼器的FPGA實現為目標,對Turbo碼的編譯碼算法和用硬件語言將其實現進行了深入的研究。 首先,在理論上對Turbo碼的編譯碼原理進行了介紹,確定了Max-log-MAF算法的譯碼算法,結合CCSDS標準,在實現編碼器時,針對標準中給定的幀長、碼率與交織算法,以及偽隨機序列模塊與幀同步模塊,提出了相應解決方案;而在相應的譯碼器設計中,采用了FPGA設計中“自上而下”的設計方法,權衡硬件實現復雜度與處理時延等因素,優先考慮面積因素,提高元件的重復利用率和降低電路復雜度,來實現Turbo碼的Max-log-MAP算法譯碼。把整個系統分割成不同的功能模塊,分別闡述了實現過程。 然后,基于Verilog HDL 設計出12位固點數據的Turbo編譯碼器以及仿真驗證平臺,與用Matlab語言設計的相同指標的浮點數據譯碼器進行性能比較,得到該設計的功能驗證。 最后,研究了Tuxbo碼譯碼器幾項最新技術,如滑動窗譯碼,歸一化處理,停止迭代技術結合流水線電路設計,將改進后的譯碼器與先前設計的譯碼器分別在ISE開發環境中針對目標器件xilinx Virtex-Ⅱ500進行電路綜合,證實了這些改進技術能有效地提高譯碼器的吞吐量,減少譯碼時延和存儲器面積從而降低功耗。

相 關 資 源

主站蜘蛛池模板: 抚顺县| 桃江县| 永泰县| 连州市| 泸溪县| 文山县| 镇江市| 肃宁县| 怀仁县| 赣榆县| 岢岚县| 甘肃省| 耿马| 米泉市| 海宁市| 浦城县| 牡丹江市| 维西| 凉山| 盐城市| 和林格尔县| 彰化市| 甘肃省| 阿克| 济源市| 河源市| 那曲县| 山阴县| 修文县| 章丘市| 通化市| 镶黄旗| 定日县| 固始县| 林口县| 定陶县| 荆州市| 故城县| 岳阳县| 枝江市| 鄱阳县|